Nama merek: | Luowave |
Nomor Model: | N310 |
Moq: | 1 buah |
harga: | USD |
Waktu Pengiriman: | Barang Spot atau 30 Hari |
Ketentuan Pembayaran: | T/T |
Serial port Ethernet USRP-LW N310
USRP-LW N310 adalah jaringan radio software-defined (SDR) yang menyediakan keandalan dan toleransi kesalahan untuk penyebaran dalam skala besar dan sistem nirkabel terdistribusi.
USRP-LW N310 adalah salah satu saluran tertinggi di pasar SDR saat ini,dengan transceiver RFIC AD9371 ganda di ujung depan RF yang menyediakan empat saluran transceiver dalam paket RU setengah lebarSetiap saluran menyediakan bandwidth instan hingga 100 MHz dan mencakup rentang frekuensi yang diperluas dari 10 MHz hingga 6 GHz.Prosesor baseband menggunakan Xilinx Zynq-7100 SoC untuk menyediakan FPGA besar yang dapat diprogram pengguna untuk pemrosesan real-time dan latensi rendah, serta CPU ARM dual-core untuk operasi mandiri. Mendukung antarmuka 1 GbE, 10 GbE dan Aurora melalui port SPF + ganda,yang dapat diimplementasikan ke host PC atau High-throughput IQ stream untuk FPGA coprocessorArsitektur sinkronisasi yang fleksibel mendukung referensi jam, referensi waktu PPS, input LO eksternal, dan GPSDO, memungkinkan sistem MIMO channel count tinggi.USRP-LW N310 menyederhanakan kontrol dan manajemen jaringan radio dengan memperkenalkan kemampuan untuk melakukan tugas dari jarak jauh, seperti debugging, memperbarui perangkat lunak, reboot, factory reset, self-test, host PC/ARM debugging, dan pemantauan kesehatan sistem.
Termasuk:
Fitur utama:
• Pemanfaatan yang dapat diandalkan dan tahan kegagalan |
• AD9371 frekuensi referensi jam yang dapat dikonfigurasi: 122.88MHz, 125MHz, 153.6MHz |
• Kemampuan manajemen jarak jauh | |
• Cakupan frekuensi dari 10MHz hingga 6GHz | • 16 bit ADC, 14 bit DAC |
• Bandwidth instan hingga 100M per saluran | • Dual SPF + port (Gigabit Ethernet, 10 Gigabit Ethernet, Aurora). |
• Dukungan 4 mengirim 4 tanda terima pada saat yang sama | • Dual-core ARM Cortex-A9 CPU 800 MHz |
• Bank filter transceiver | • Dibangun di Xilinx Zynq-7100 SoC FPGA |
• Mendukung input eksternal RX LO, TX LO | • Mendukung referensi jam eksternal dan referensi waktu PPS |
• RFNoC kerangka pengembangan FPGA | • Mendukung operasi mandiri (tertanam) atau berbasis host (jaringan) |
• 1 Port host USB Tipe A | • UHD3.11.0 atau dukungan yang lebih baru |
• Dibangun dalam linux khusus | • 1 port micro-USB (konsol serial, JTAG) |
• Dukungan untuk GNU Radio |
Prosesor baseband:
Prosesor USRP-LW N310 baseband menggunakan zynq-7100 SOC Xilinx,yang menyediakan serangkaian FPGA yang dapat diprogram untuk pemrosesan yang menuntut waktu nyata dan latensi rendah serta operasi mandiri CPU ARM dual-corePengguna dapat menyebarkan aplikasi pada sistem operasi tertanam Linux yang sudah terinstal sebelumnya, atau menggunakan antarmuka kecepatan tinggi seperti Gigabit Ethernet Host, 10 Gigabit Ethernet.
Sinkron:
USRP-LW N310 memiliki arsitektur desain jam referensi yang fleksibel yang mendukung PPS eksternal, referensi waktu referensi jam, input LO eksternal, dan gpsdo,yang memfasilitasi jumlah saluran tinggi MIMO Implementasi sistem.
Data teknis USRP-LW N310:
Parameter kategori |
nilai numerik |
unit |
Parameter kategori |
nilai numerik |
unit |
penerimaan |
peluncuran |
||||
Jumlah saluran |
4 |
- |
Jumlah saluran |
4 |
- |
Penyetelan independen |
2 |
- |
Penyetelan independen |
2 |
- |
L0 pasangan yang dibagi |
2 |
- |
L0 pasangan yang dibagi |
2 |
- |
Jangkauan Peningkatan |
-40 ~ 30 |
dB |
Kisaran gain adalah 10MHz sampai 300MHz |
-30 ~ 25 |
dB |
|
|
|
|||
Meningkatkan langkah |
1 |
dB |
300MHz ~ 6GHz |
-30 ~ 20 |
dB |
Daya masukan maksimum |
- 15 |
dBm |
Meningkatkan langkah |
1 |
dB |
Bank Filter |
10 ~ 430 |
MHz |
Bank Filter |
10 ~ 300 |
MHz |
430 ~ 600 |
300 ~ 723.17 |
||||
600 ~ 1050 |
723.17 ~ 1623.17 |
||||
1050 ~ 1600 |
1623.17 ~ 3323.17 |
||||
1600 ~ 2100 |
3323.17 ~ 6000 |
||||
2100 ~ 2700 |
|
||||
2700 ~ 6000 |
|
||||
Rentang frekuensi osilator lokal eksternal dapat dimasukkan |
0.6 ~ 8 |
GHz |
Rentang frekuensi osilator lokal eksternal dapat dimasukkan |
0.6 ~ 8 |
GHz |
Waktu beralih TX/RX |
140 |
μs |
Waktu beralih TX/RX |
140 |
μs |
Konversi dan kinerja jam |
daya |
||||
Tingkat sampel |
122.88,125,153.6 |
Negara bagian/s |
Input tegangan DC |
12,7 |
V,A |
Resolusi ADC |
16 |
bit |
konsumsi daya |
50 sampai 80 |
W |
Resolusi DAC |
14 |
bit |
Sifat fisik |
||
Langkah frekuensi minimum 122,88MS/s |
7.32 |
Hz |
ukuran |
425×220×45 |
mm |
125MS/s |
7.45 |
Hz |
|||
153.6MS/s |
9.15 |
Hz |
|||
Stabilitas frekuensi GPSDO tidak terkunci |
0.1 |
ppm |
berat badan |
3.8 |
kg |
GPSDO PPS relatif terhadap akurasi UTC |
<8 |
ns |
Persyaratan lingkungan operasi |
||
Stabilitas latensi GPSDO |
<+/-50 |
μs |
Jangkauan operasi yang stabil |
0 ~ 50 |
°C |
3 |
jam |
||||
25 |
°C |
Kisaran suhu penyimpanan |
-40 ~ 70 |
°C |
Nama merek: | Luowave |
Nomor Model: | N310 |
Moq: | 1 buah |
harga: | USD |
Rincian kemasan: | Kotak Kertas\Kertas Karton |
Ketentuan Pembayaran: | T/T |
Serial port Ethernet USRP-LW N310
USRP-LW N310 adalah jaringan radio software-defined (SDR) yang menyediakan keandalan dan toleransi kesalahan untuk penyebaran dalam skala besar dan sistem nirkabel terdistribusi.
USRP-LW N310 adalah salah satu saluran tertinggi di pasar SDR saat ini,dengan transceiver RFIC AD9371 ganda di ujung depan RF yang menyediakan empat saluran transceiver dalam paket RU setengah lebarSetiap saluran menyediakan bandwidth instan hingga 100 MHz dan mencakup rentang frekuensi yang diperluas dari 10 MHz hingga 6 GHz.Prosesor baseband menggunakan Xilinx Zynq-7100 SoC untuk menyediakan FPGA besar yang dapat diprogram pengguna untuk pemrosesan real-time dan latensi rendah, serta CPU ARM dual-core untuk operasi mandiri. Mendukung antarmuka 1 GbE, 10 GbE dan Aurora melalui port SPF + ganda,yang dapat diimplementasikan ke host PC atau High-throughput IQ stream untuk FPGA coprocessorArsitektur sinkronisasi yang fleksibel mendukung referensi jam, referensi waktu PPS, input LO eksternal, dan GPSDO, memungkinkan sistem MIMO channel count tinggi.USRP-LW N310 menyederhanakan kontrol dan manajemen jaringan radio dengan memperkenalkan kemampuan untuk melakukan tugas dari jarak jauh, seperti debugging, memperbarui perangkat lunak, reboot, factory reset, self-test, host PC/ARM debugging, dan pemantauan kesehatan sistem.
Termasuk:
Fitur utama:
• Pemanfaatan yang dapat diandalkan dan tahan kegagalan |
• AD9371 frekuensi referensi jam yang dapat dikonfigurasi: 122.88MHz, 125MHz, 153.6MHz |
• Kemampuan manajemen jarak jauh | |
• Cakupan frekuensi dari 10MHz hingga 6GHz | • 16 bit ADC, 14 bit DAC |
• Bandwidth instan hingga 100M per saluran | • Dual SPF + port (Gigabit Ethernet, 10 Gigabit Ethernet, Aurora). |
• Dukungan 4 mengirim 4 tanda terima pada saat yang sama | • Dual-core ARM Cortex-A9 CPU 800 MHz |
• Bank filter transceiver | • Dibangun di Xilinx Zynq-7100 SoC FPGA |
• Mendukung input eksternal RX LO, TX LO | • Mendukung referensi jam eksternal dan referensi waktu PPS |
• RFNoC kerangka pengembangan FPGA | • Mendukung operasi mandiri (tertanam) atau berbasis host (jaringan) |
• 1 Port host USB Tipe A | • UHD3.11.0 atau dukungan yang lebih baru |
• Dibangun dalam linux khusus | • 1 port micro-USB (konsol serial, JTAG) |
• Dukungan untuk GNU Radio |
Prosesor baseband:
Prosesor USRP-LW N310 baseband menggunakan zynq-7100 SOC Xilinx,yang menyediakan serangkaian FPGA yang dapat diprogram untuk pemrosesan yang menuntut waktu nyata dan latensi rendah serta operasi mandiri CPU ARM dual-corePengguna dapat menyebarkan aplikasi pada sistem operasi tertanam Linux yang sudah terinstal sebelumnya, atau menggunakan antarmuka kecepatan tinggi seperti Gigabit Ethernet Host, 10 Gigabit Ethernet.
Sinkron:
USRP-LW N310 memiliki arsitektur desain jam referensi yang fleksibel yang mendukung PPS eksternal, referensi waktu referensi jam, input LO eksternal, dan gpsdo,yang memfasilitasi jumlah saluran tinggi MIMO Implementasi sistem.
Data teknis USRP-LW N310:
Parameter kategori |
nilai numerik |
unit |
Parameter kategori |
nilai numerik |
unit |
penerimaan |
peluncuran |
||||
Jumlah saluran |
4 |
- |
Jumlah saluran |
4 |
- |
Penyetelan independen |
2 |
- |
Penyetelan independen |
2 |
- |
L0 pasangan yang dibagi |
2 |
- |
L0 pasangan yang dibagi |
2 |
- |
Jangkauan Peningkatan |
-40 ~ 30 |
dB |
Kisaran gain adalah 10MHz sampai 300MHz |
-30 ~ 25 |
dB |
|
|
|
|||
Meningkatkan langkah |
1 |
dB |
300MHz ~ 6GHz |
-30 ~ 20 |
dB |
Daya masukan maksimum |
- 15 |
dBm |
Meningkatkan langkah |
1 |
dB |
Bank Filter |
10 ~ 430 |
MHz |
Bank Filter |
10 ~ 300 |
MHz |
430 ~ 600 |
300 ~ 723.17 |
||||
600 ~ 1050 |
723.17 ~ 1623.17 |
||||
1050 ~ 1600 |
1623.17 ~ 3323.17 |
||||
1600 ~ 2100 |
3323.17 ~ 6000 |
||||
2100 ~ 2700 |
|
||||
2700 ~ 6000 |
|
||||
Rentang frekuensi osilator lokal eksternal dapat dimasukkan |
0.6 ~ 8 |
GHz |
Rentang frekuensi osilator lokal eksternal dapat dimasukkan |
0.6 ~ 8 |
GHz |
Waktu beralih TX/RX |
140 |
μs |
Waktu beralih TX/RX |
140 |
μs |
Konversi dan kinerja jam |
daya |
||||
Tingkat sampel |
122.88,125,153.6 |
Negara bagian/s |
Input tegangan DC |
12,7 |
V,A |
Resolusi ADC |
16 |
bit |
konsumsi daya |
50 sampai 80 |
W |
Resolusi DAC |
14 |
bit |
Sifat fisik |
||
Langkah frekuensi minimum 122,88MS/s |
7.32 |
Hz |
ukuran |
425×220×45 |
mm |
125MS/s |
7.45 |
Hz |
|||
153.6MS/s |
9.15 |
Hz |
|||
Stabilitas frekuensi GPSDO tidak terkunci |
0.1 |
ppm |
berat badan |
3.8 |
kg |
GPSDO PPS relatif terhadap akurasi UTC |
<8 |
ns |
Persyaratan lingkungan operasi |
||
Stabilitas latensi GPSDO |
<+/-50 |
μs |
Jangkauan operasi yang stabil |
0 ~ 50 |
°C |
3 |
jam |
||||
25 |
°C |
Kisaran suhu penyimpanan |
-40 ~ 70 |
°C |