Detail produk:
|
Bandwidth: | 40Mhz | Rentang frekuensi: | 50 MHz hingga 2,2 GHz |
---|---|---|---|
FPGA: | XC7K410T | papan putri: | WBX-LW 40MHz |
GPSDO: | OCXO di dalam | Antarmuka: | Port 1/10 Gigabit, PCIE |
Cahaya Tinggi: | 40MHz USRP Radio yang Ditentukan Perangkat Lunak,2950 Radio yang Ditentukan Perangkat Lunak USRP,usrp 2950 Radio yang Ditentukan Perangkat Lunak 50MHz |
Radio yang Ditentukan Perangkat Lunak, USRP-LW 2950, 40MHz
USRP-LW 2950 terdiri dari satu USRP-LW X310, dua papan anak RF WBX-LW 40MHz dan satu OCXO,
ItuUSRP-LW 2950arsitektur perangkat keras menggabungkan dua slot papan anak bandwidth yang diperluas dengan bandwidth hingga 40M dari 50 MHz hingga 2,2 GHz.Dan fitur beberapa antarmuka berkecepatan tinggi untuk dipilih (PCIe, port Gigabit/10 Gigabit Ethernet), serta Kintex-7 FPGA yang kaya sumber daya dan dapat diprogram pengguna.Selain itu,USRP-LW 2950menggunakan driver UHD lintas platform sumber terbuka, dengan sejumlah besar kerangka kerja pengembangan, arsitektur referensi yang kompatibel, dan proyek sumber terbuka.
Sebagai inti pemrosesan digital dariUSRP-LW 2950FPGA XC7K410T menyediakan konektivitas berkecepatan tinggi di antara semua komponen utama.Termasuk ujung depan RF, antarmuka host, dan memori DDR3.FPGA default menyediakan semua UHD untuk mengontrol konversi turun digital dan konversi naik digital, penyetelan frekuensi halus, dan beberapa blok fungsi DSP lainnya.Pengguna dapat memanfaatkan ruang cadangan Kintex-7 FPGA yang kaya sumber daya, ditambah kerangka kerja pengembangan RFNoC yang didukung oleh USRP, untuk mengembangkan dan mengimplementasikan modul pemrosesan DSP mereka sendiri.
ItuUSRP-LW 2950Peralatan Kit termasuk: satuUSRP-LW 2950unit utama, kabel Gigabit, adaptor SFP+ Gigabit, adaptor daya, kabel USB2.0 JTAG, konektor SMA kabel RF 4 root.
ItuUSRP-LW 2950menawarkan berbagai antarmuka berkecepatan tinggi untuk dipilih.Pada panel perangkat, port Gigabit Ethernet adalah salah satu cara paling sederhana dan paling umum digunakan untuk terhubung.Untuk aplikasi dengan bandwidth yang diperluas dan latensi rendah, seperti studi PHY/MAC, X310 menyediakan antarmuka bus yang efisien PCIe x4 untuk operasi deterministik ini.Saat aplikasi menggunakan perekaman jaringan atau pemrosesan multi-node, port 10 Gigabit adalah pilihan terbaik.
ItuUSRP-LW 2950menyertakan banyak fitur tambahan yang akan membantu beberapa aplikasi nirkabel lainnya.Misalnya, dalam desain FPGA, DDR3 1GB pada motherboard dapat digunakan sebagai buffering data dan penyimpanan data.GPSDO internal menyediakan referensi frekuensi presisi tinggi saat disinkronkan ke sistem GPS dengan penundaan sinkronisasi kurang dari 50ns.Memungkinkan pengguna untuk mengontrol komponen eksternal seperti amplifier dan sakelar melalui antarmuka GPIO, mendukung input seperti pemicu peristiwa, dan mengamati sinyal debug.ItuUSRP-LW 2950juga menyertakan adaptor JTAG internal yang memungkinkan pengembang memuat dan men-debug gambar FPGA baru dengan mudah.
Kontak Person: Mr. Chen
Tel: 18062514745