logo
Harga yang bagus on line

rincian produk

Created with Pixso. Rumah Created with Pixso. Produk Created with Pixso.
Seri USRP X
Created with Pixso. USRP-LW X310 XC7K410T Universal Software Radio Periferal USRP X310 ETTUS 16 Bits Luowave

USRP-LW X310 XC7K410T Universal Software Radio Periferal USRP X310 ETTUS 16 Bits Luowave

Nama merek: Luowave
Nomor Model: X310
Moq: 1 buah
harga: USD
Waktu Pengiriman: Barang Spot atau 30 Hari
Ketentuan Pembayaran: T/T
Informasi Rinci
Tempat asal:
Cina
Number of channels::
2 transmit, 2 receive
Frequency Range::
0-600MHZ
Bandwidth::
up to 160MHz per channel
Feature::
a large user-programmable Kintex-7 FPGA
FPGA:
XC7K410T
DAC::
16 bits
Kemasan rincian:
Kotak Kertas\Kertas Karton
Menyediakan kemampuan:
1 buah
Menyoroti:

Perangkat Lunak Universal Radio Periferal USRP XC7K410T

,

16 Bit ETTUS USRP X310

,

ettus x310 16 bit

Deskripsi Produk

Perangkat Lunak Universal Radio Peripheral USRP-LW X310, Kompatibel dengan ETTUS USRP X310

Ikhtisar Produk

USRP-LW X310 adalah platform SDR berperforma tinggi dan skalabel untuk merancang dan menerapkan sistem komunikasi nirkabel generasi berikutnya.Arsitektur perangkat keras menggabungkan dua slot daughterboard bandwidth yang diperluas yang mencakup 0 – 6 GHz dengan bandwidth baseband hingga 160 MHz, beberapa opsi antarmuka berkecepatan tinggi (PCIe, dual 10 GigE, dual 1 GigE), dan Kintex-7 FPGA besar di desktop yang nyaman atau faktor bentuk 1U setengah lebar yang dapat dipasang di rak.

Fitur utama

1. Di jantung USRP-LW X310, FPGA XC7K410T menyediakan konektivitas berkecepatan tinggi antara semua komponen utama dalam perangkat termasuk frontend radio, antarmuka host, dan memori DDR3.

2. Inti FPGA default yang disediakan dengan UHD menyediakan semua blok fungsional untuk konversi turun dan konversi digital, penyetelan frekuensi halus, dan fungsi DSP lainnya yang memungkinkannya untuk dipertukarkan dengan perangkat USRP lain menggunakan arsitektur UHD.

3. FPGA Kintex-7 yang besar menyediakan ruang tambahan bagi pengembang untuk menggabungkan blok DSP khusus dan kompatibel dengan sejumlah besar kerangka kerja pengembangan yang didukung USRP, arsitektur referensi, dan proyek sumber terbuka.

Diagram skematik

USRP-LW X310 XC7K410T Universal Software Radio Periferal USRP X310 ETTUS 16 Bits Luowave 0

 

Performa terperinci:

Parameter teknik:

Kategori parameter nilai angka satuan Kategori parameter nilai angka satuan
Input output Parameter kinerja RF saat dipasangkandenganSBX-LW 120
masukan tegangan DC 12 V Sinyal single-sideband/penolakan gambar -35/50 dBc
Konsumsi daya 45 W Kebisingan fase
Konversi parameter modul 3.5GHz 1.0 degRMS
Tingkat pengambilan sampel ADC (maks 200 MS/s 1MHz 1.5 degRMS
resolusi ADC 14 sedikit Daya keluaran 10 dBm
Tingkat pengambilan sampel DAC 800 MS/s Masukkan titik intersep orde ketiga 0 dB
resolusi DAC 16 sedikit Angka kebisingan 8 dB
Dengan tarif maksimum tuan rumah (16b). 200 MS/s Properti fisik
Akurasi getaran lokal 2.5 ppm Suhu Operasional 0-55 C
Presisi GPSDO tidak terkunci 20 ppb ukuran 290×225×50 mm
Berat (2 lembar SBX-LW 120). 1.8 kg
 

Ringkasan Produk:

USRP-LW X310 menawarkan berbagai antarmuka kecepatan tinggi untuk dipilih.Pada panel kotak, port Gigabit Ethernet adalah cara termudah untuk terhubung.Untuk aplikasi dengan bandwidth yang diperluas dan latensi rendah, seperti penelitian PHY/MAC, LW X310 menyediakan antarmuka bus PCIe x4 yang efisien untuk operasi deterministik ini.Saat aplikasi menggunakan catatan jaringan atau pemrosesan multi-node, port 10G adalah pilihan terbaik.USRP-LW X310 mencakup banyak fitur tambahan yang akan membantu dengan beberapa aplikasi nirkabel lainnya.Misalnya pada desain FPGA, 1GB DDR3 pada motherboard dapat digunakan sebagai buffering data dan penyimpanan data.GPSDO internal opsional memberikan referensi frekuensi yang sangat akurat saat disinkronkan ke sistem GPS dengan penundaan sinkronisasi kurang dari 50ns.Memungkinkan pengguna untuk mengontrol komponen eksternal seperti amplifier dan sakelar melalui antarmuka GPIO, mendukung input seperti pemicu peristiwa, dan mengamati sinyal debug.USRP-LW X310 juga menyertakan adaptor JTAG internal yang memungkinkan pengembang memuat dan men-debug gambar FPGA baru dengan mudah.

Lingkungan pengembangan sistem:

USRP-LW X310 XC7K410T Universal Software Radio Periferal USRP X310 ETTUS 16 Bits Luowave 1

Perbandingan kinerja antara seri Networked dan seri X FPGA:

USRP-LW X310 XC7K410T Universal Software Radio Periferal USRP X310 ETTUS 16 Bits Luowave 1

Termasuk dalam Peralatan Ini:

1. USRP-LW X310

2. Port jaringan gigabit

3. Adaptor SFP + Gigabit

4. Catu Daya

5. Kabel USB2.0JTAG

6. Empat Kabel Sekat SMA

Uji USRP-LW X310

Laporan pengujian papan anak X310 dan 3 (WBX, SBX, UBX) dapat dilihat di detail papan anak

Harga yang bagus on line

rincian produk

Created with Pixso. Rumah Created with Pixso. Produk Created with Pixso.
Seri USRP X
Created with Pixso. USRP-LW X310 XC7K410T Universal Software Radio Periferal USRP X310 ETTUS 16 Bits Luowave

USRP-LW X310 XC7K410T Universal Software Radio Periferal USRP X310 ETTUS 16 Bits Luowave

Nama merek: Luowave
Nomor Model: X310
Moq: 1 buah
harga: USD
Rincian kemasan: Kotak Kertas\Kertas Karton
Ketentuan Pembayaran: T/T
Informasi Rinci
Tempat asal:
Cina
Nama merek:
Luowave
Nomor model:
X310
Number of channels::
2 transmit, 2 receive
Frequency Range::
0-600MHZ
Bandwidth::
up to 160MHz per channel
Feature::
a large user-programmable Kintex-7 FPGA
FPGA:
XC7K410T
DAC::
16 bits
Kuantitas min Order:
1 buah
Harga:
USD
Kemasan rincian:
Kotak Kertas\Kertas Karton
Waktu pengiriman:
Barang Spot atau 30 Hari
Syarat-syarat pembayaran:
T/T
Menyediakan kemampuan:
1 buah
Menyoroti:

Perangkat Lunak Universal Radio Periferal USRP XC7K410T

,

16 Bit ETTUS USRP X310

,

ettus x310 16 bit

Deskripsi Produk

Perangkat Lunak Universal Radio Peripheral USRP-LW X310, Kompatibel dengan ETTUS USRP X310

Ikhtisar Produk

USRP-LW X310 adalah platform SDR berperforma tinggi dan skalabel untuk merancang dan menerapkan sistem komunikasi nirkabel generasi berikutnya.Arsitektur perangkat keras menggabungkan dua slot daughterboard bandwidth yang diperluas yang mencakup 0 – 6 GHz dengan bandwidth baseband hingga 160 MHz, beberapa opsi antarmuka berkecepatan tinggi (PCIe, dual 10 GigE, dual 1 GigE), dan Kintex-7 FPGA besar di desktop yang nyaman atau faktor bentuk 1U setengah lebar yang dapat dipasang di rak.

Fitur utama

1. Di jantung USRP-LW X310, FPGA XC7K410T menyediakan konektivitas berkecepatan tinggi antara semua komponen utama dalam perangkat termasuk frontend radio, antarmuka host, dan memori DDR3.

2. Inti FPGA default yang disediakan dengan UHD menyediakan semua blok fungsional untuk konversi turun dan konversi digital, penyetelan frekuensi halus, dan fungsi DSP lainnya yang memungkinkannya untuk dipertukarkan dengan perangkat USRP lain menggunakan arsitektur UHD.

3. FPGA Kintex-7 yang besar menyediakan ruang tambahan bagi pengembang untuk menggabungkan blok DSP khusus dan kompatibel dengan sejumlah besar kerangka kerja pengembangan yang didukung USRP, arsitektur referensi, dan proyek sumber terbuka.

Diagram skematik

USRP-LW X310 XC7K410T Universal Software Radio Periferal USRP X310 ETTUS 16 Bits Luowave 0

 

Performa terperinci:

Parameter teknik:

Kategori parameter nilai angka satuan Kategori parameter nilai angka satuan
Input output Parameter kinerja RF saat dipasangkandenganSBX-LW 120
masukan tegangan DC 12 V Sinyal single-sideband/penolakan gambar -35/50 dBc
Konsumsi daya 45 W Kebisingan fase
Konversi parameter modul 3.5GHz 1.0 degRMS
Tingkat pengambilan sampel ADC (maks 200 MS/s 1MHz 1.5 degRMS
resolusi ADC 14 sedikit Daya keluaran 10 dBm
Tingkat pengambilan sampel DAC 800 MS/s Masukkan titik intersep orde ketiga 0 dB
resolusi DAC 16 sedikit Angka kebisingan 8 dB
Dengan tarif maksimum tuan rumah (16b). 200 MS/s Properti fisik
Akurasi getaran lokal 2.5 ppm Suhu Operasional 0-55 C
Presisi GPSDO tidak terkunci 20 ppb ukuran 290×225×50 mm
Berat (2 lembar SBX-LW 120). 1.8 kg
 

Ringkasan Produk:

USRP-LW X310 menawarkan berbagai antarmuka kecepatan tinggi untuk dipilih.Pada panel kotak, port Gigabit Ethernet adalah cara termudah untuk terhubung.Untuk aplikasi dengan bandwidth yang diperluas dan latensi rendah, seperti penelitian PHY/MAC, LW X310 menyediakan antarmuka bus PCIe x4 yang efisien untuk operasi deterministik ini.Saat aplikasi menggunakan catatan jaringan atau pemrosesan multi-node, port 10G adalah pilihan terbaik.USRP-LW X310 mencakup banyak fitur tambahan yang akan membantu dengan beberapa aplikasi nirkabel lainnya.Misalnya pada desain FPGA, 1GB DDR3 pada motherboard dapat digunakan sebagai buffering data dan penyimpanan data.GPSDO internal opsional memberikan referensi frekuensi yang sangat akurat saat disinkronkan ke sistem GPS dengan penundaan sinkronisasi kurang dari 50ns.Memungkinkan pengguna untuk mengontrol komponen eksternal seperti amplifier dan sakelar melalui antarmuka GPIO, mendukung input seperti pemicu peristiwa, dan mengamati sinyal debug.USRP-LW X310 juga menyertakan adaptor JTAG internal yang memungkinkan pengembang memuat dan men-debug gambar FPGA baru dengan mudah.

Lingkungan pengembangan sistem:

USRP-LW X310 XC7K410T Universal Software Radio Periferal USRP X310 ETTUS 16 Bits Luowave 1

Perbandingan kinerja antara seri Networked dan seri X FPGA:

USRP-LW X310 XC7K410T Universal Software Radio Periferal USRP X310 ETTUS 16 Bits Luowave 1

Termasuk dalam Peralatan Ini:

1. USRP-LW X310

2. Port jaringan gigabit

3. Adaptor SFP + Gigabit

4. Catu Daya

5. Kabel USB2.0JTAG

6. Empat Kabel Sekat SMA

Uji USRP-LW X310

Laporan pengujian papan anak X310 dan 3 (WBX, SBX, UBX) dapat dilihat di detail papan anak

google-site-verification=LHKXdKSgb0410i8_02p4vlxN7qyVNzvXVzacK7zHFKo